すべてのプレスリリース

Lauterbach supports Latest Synopsys ASIP Designer Tool

Publishing Date: September 3, 2024

ドイツ、ホーエンキルヒェン - 2024年9月3日 -ローターバッハ のTRACE32® ツールが、特定用途向け命令セット・プロセッサ(ASIP)やプログラマブル・アクセラレータを設計するための最新のシノプシス ASIP Designer™ ツールとの相互運用性を提供する。TRACE32 サポートには、ハードウェア実装またはシノプシス命令セット・シミュレータでのASIPコアのデバッグが含まれる。

Lauterbach extends support for its industry-leading TRACE32® debug and trace tools to application-specific instruction-set processors created with the V-2024.06 release of Synopsys’ ASIP Designer tool.

Synopsys' ASIP Designer tool accelerates the design of application-specific instruction-set processors (ASIPs) and programmable accelerators. ASIP Designer's language-based approach automatically generates synthesizable RTL and software development kits (SDKs) from a single architectural specification, significantly reducing processor design and verification efforts. ASIPs are used in a wide range of signal-processing intensive applications, including wireless base stations, mobile phones, audio processing, image processing, and cloud computing.

Synopsys and Lauterbach engineering teams worked closely together to implement TRACE32 support. The result is an API that allows TRACE32 PowerView software to access ASIP Designer’s instruction-set simulators and disassemblers, as well as the actual hardware implementation of the ASIP that is generated by ASIP Designer on an FPGA or ASIC. TRACE32 and the API can support the broad architectural scope of ASIP Designer, from specialized scalar processors to very-long instruction-word (VLIW) and wide vector processors.

The TRACE32® tools consist of the universal PowerView debug and trace software and debug and trace accelerator modules. While Lauterbach's intelligent PowerDebug modules offer the fastest download speeds and shortest response times for efficient debugging and test automation, the PowerTrace real-time trace modules provide complete insight into what the CPUs and other cores of an embedded system are doing without affecting its real-time performance in any way. Trace analysis, including code coverage measurements, can help bring embedded designs to market faster, safer, and more reliably.

TRACE32® enables simultaneous debugging and tracing of the CPU and other cores in an SoC, a unique capability that covers the entire system. It does not matter whether the system is SMP (symmetric multiprocessing), AMP (asymmetric multiprocessing), or iAMP (integrated asymmetric multiprocessing). Lauterbach's innovative iAMP debug and trace technology enables debugging of multicore systems with identical CPU instruction sets in a single TRACE32® PowerView GUI.

ローターバッハ ローターバッハ 「シノプシスのASIP Designer最新版と連携することで、当社のTRACE32 ツールは、ほぼすべてのアプリケーションでASIP命令セット・アーキテクチャとペリフェラルを実装したカスタム・プロセッサのデバッグにも使用できるようになりました。「これは、シミュレータから実際のシリコンまでのライフサイクル全体に適用されます。

「シノプシスのASIP Designerは、特定のアプリケーションに最適な消費電力、性能、面積を備えたカスタム・プロセッサの開発を加速します。「シノプシスとローターバッハ の協業により、ソフトウェア開発者はイノベーションを加速し、組込みソフトウェアを最適化することで、高度に差別化された製品を生み出すことができます。" と述べている。

ローターバッハについて

ローターバッハ は、40年以上の経験を持つ組込みシステム用最先端開発ツールのトップメーカーです。国際的な老舗企業であり、世界中の顧客にサービスを提供し、すべての半導体メーカーと提携し、着実に成長しています。ミュンヘン近郊のホーエンキルヒェンにある本社では、エンジニアリングチームがTRACE32®ブランドのもと、高度に熟練した専門的で使いやすい開発ツールを開発・製造しています。英国、イタリア、フランス、チュニジア、米国東海岸と西海岸、日本、中国に支社があり、その他多くの国に優秀なセールスエンジニアとサポートエンジニアがいるため、ローターバッハの全製品を世界中で利用することができます。

詳細は http://www.lauterbach.com/ をご覧ください。

プレス問い合わせ

Evi Ederer, Lauterbach GmbH

Altlaufstraße 40, 85635 Höhenkirchen-Siegertsbrunn

電話 +49 (8102) 9876 182

E-Mail:press@lauterbach.com

このページでは、ローターバッハ 印刷物およびソーシャルメディア用のニュースをダウンロードできます。出版物に関するご質問は、Evi Edererまでご連絡ください:press@lauterbach.com

MediaKit